上述阐明可以看到,在运算进程中,可重构的并行设计节减了大量时钟周期,具有很高的数据处理惩罚速度.坠匝匝匝_——'输出Lj.幽删一j图4可重构技能并行实现256阶FIRFig.4 256 bands FIR filterimplementinparallelhardware1.4可重构星载计较机靠得住性设计可重构计较技能的航天应用可以或许实现星载计较机的在轨进级与妨碍自主处理惩罚,可是应该看到,在轨重构操纵的自己会为系统的靠得住性带来不确定因素,为了加强可重构星载计较机的靠得住性n0。11],需要从星载电子系统与计较机自身2个方面举办思量.星载电子系统回收双机备份的模式,配备双可重构的星载计较机,双机之间以任务、时间及运行环境为触发因素举办切换,既可以在切换与重启进程中排除空间辐射累计剂量,又可以或许制止单机单点损坏对系统的影响.从可重构星载计较机自身思量,针对靠得住性举办如下设计:
摘要:针对微小型航天器星载计较机设计中存在的成果、机能与靠得住性之间的抵牾,提出将可重构计较技能应用于航天规模,举办可萤构星载计较机的设计.通过对可重构计较技能航天应用近况阐明,从体系布局、成果、靠得住性等方面举办微小卫星可重构星载计较机的研究与设计,并阐明回收硬件编程实现重构设置算法的系统机能.构建基于可重构星载计较机和dSPACE仿真计较机的闭合回路仿真平台,举办上述设计的验证事情.尝试表白,可重构星载计较性可以或许完成正常节制事情,在500 ms的节制周期下,稳态下姿态角速度的精度可达0.05。/s,通过实现对日定向与对地定向2种模式之间的切换,获得切换时间为520士40 ms,可以或许满意卫星对星载计较机的切换要求.要害词:可重构计较;星载计较机;FPGA;硬件编程连年,航天器智能化、微型化的成长趋势在军民两用中13益明明,这种趋势使星载计较机的设计面对庞大的挑战,要求其在具有强大成果与较高的处理惩罚本领的前提下,大幅度提高成果密度,同时低落由于电子器件的缩小带来的靠得住性方面的影响.传统星载计较机凡是牺牲体积与重萤可能牺牲系统机能来满意靠得住性的设计要领显然不能满意现代航天器的成长需求….将基于FPGA的可重构计较技能应用于航天规模为微型化航天器星载计较机的设计带来有效的办理方案12引.美国国度航空宇航局NASA将可重构计较技能的航天应用列入新的评估项目,相关评估的功效表白:基于FPGA的可重构处理惩罚系统应用航天具有比传统低机能的微处理惩罚器甚至比抗辐射加强的贸易化微处理惩罚器更高的机能、可以通过重构实现机动的系统成果以及通信协议等非凡成果.今朝,海外已有将可重构计较应用于航天器电子系统设计的实例,譬喻澳大利亚CRCSS的FedSat[4】
实现星载计算机的对地定论文毕业向控制模式.仿真结果如图6所示
毕业论文库:计算机 时间:2016-11-12 点击:
次